SIGNAL PROCESSING BASED ON RECONFIGURABLE FPGA-PC INTERFACE (CROSBI ID 374733)
Ocjenski rad | diplomski rad
Podaci o odgovornosti
Goran Jorgić
Hocenski, Željko
Aleksi, Ivan
engleski
SIGNAL PROCESSING BASED ON RECONFIGURABLE FPGA-PC INTERFACE
Svrha ovog rada je realizacija detektora točkaste pogreške na keramičkim pločicama pomoću FPGA tehnologije. U prvom djelu rada napravljen je detaljan pregled programskog alata Data2MEM. Ovaj alat korišten je kao pomoć tijekom testiranja dobivenih rješenja. U radu je takoĎer predočen princip detekcije točkaste pogreške na keramičkim pločicama. Na osnovu tog načela, napravljen je referentni model u C++. Nakon toga predstavljena su dva rješenja. Prvo je napravljeno pomoću 8-bitnog RISC mikroprocesora PicoBlaze kao slijedno rješenje, dok je drugo napisano u VHDL-u i predstavlja paralelizirani detektor točkaste pogreške (PDTP). PDTP je po strukturi zamišljen kao niz pomičnih registara kroz koje neprestano struje podatci, a svaki od njih obavlja operaciju pripremanja podatka za slijedeći viši stupanj. Rezultat toga je obrada podatka u samo jednom taktu. S obzirom da je cilj postići što brţu obradu podataka, napravljeno je nekoliko različitih testiranja oba dizajna. Tim testovima se nas tojala utvrditi i ovisnost vremena obrade o ulaznim podatcima. Kao rezultat, utvrĎena je brzina obrade i zauzeće FPGA resursa, te su utvrĎene smjernice za daljnja poboljšanja. Iz samih rezultata se vidi da je PDTP višestruko brţi od istog rješenja u PicoBlazeu, ali isto tako da koristi najviše resursa FPGA čipa.
Data2MEM; FPGA; PicoBlaze; VHDL; BMM; Spartan-3; Xilinx
nije evidentirano
nije evidentirano
nije evidentirano
nije evidentirano
nije evidentirano
nije evidentirano
Podaci o izdanju
71
01.12.2011.
obranjeno
Podaci o ustanovi koja je dodijelila akademski stupanj
Osijek