Komunikacijska sučelja višeprocesorskih sustava na čipu (CROSBI ID 354227)
Ocjenski rad | sveučilišni preddiplomski završni rad
Podaci o odgovornosti
Gagić, Milan
Sruk, Vlado
hrvatski
Komunikacijska sučelja višeprocesorskih sustava na čipu
U razvoju ugrađenih sustava prisutan je trend porasta uporabe heterogenih procesora povezanih različitim komunikacijskim sučeljima. Prednosti uporabe takvih arhitektura očituju se olakšanoj paralelizaciji programa, prilagodljivosti specifičnim zahtjevima aplikacije i mogućnostima optimizacije. Proučavanje i opis svojstva komunikacijskih sučelja procesora u višeprocesorskim sustavima na čipu. Razmatranje sklopovskih i programskih aspekata implementacije komunikacijskog sučelja No-Instruction-Set Computer (NISC) procesora. Konfiguracija višeprocesorskog sustava pogodnog za programsku paralelnu implementaciju algoritma diskretne kosinusne transformacije u NISC razvojnoj okolini. Optimizacija programskog rješenja i arhitekture NISC procesora.
višeprocesorski sustav na čipu; komunikacijsko sučelje; NISC; DCT
nije evidentirano
engleski
Communication Interfaces for Multiprocessor System- on-Chip
nije evidentirano
multiprocessor system-on-chip; communication interface; NISC; DCT
nije evidentirano
Podaci o izdanju
82
13.02.2009.
obranjeno
Podaci o ustanovi koja je dodijelila akademski stupanj
Fakultet elektrotehnike i računarstva
Zagreb