CMOS zbrajalo temeljeno na primjeni diferencijskih kaskodnih logičkih sklopova (CROSBI ID 359082)
Ocjenski rad | sveučilišni preddiplomski završni rad
Podaci o odgovornosti
Vidović, Ivo
Butković, Željko
hrvatski
CMOS zbrajalo temeljeno na primjeni diferencijskih kaskodnih logičkih sklopova
U ovom radu je trebalo projektirati 4–bitovno DCVSL zbrajalo. Prvo je trebalo analizirati rad sklopa uz pomoć programa PSpice i to na način da su se mijenjale širine kanala pojedinih tranzistora. Nakon što su bile podešene optimalne širine kanala za što brži rad sklopa za zbrajanje, slijedi dio u kojem se sklop crta topološki u programu Microwind. Nakon toga se ekstrahira prospojna lista za program PSpice kako bi se mogla ponoviti analiza, ali ovaj put uz uključene parazitne kapacitete prospojnih linija. Nakon obje analize se ustanovilo to da parazitni kapaciteti prospojnih linija imaju malen, ali nezanemariv učinak na brzinu rada sklopa.
poluzbrajalo; potpuno zbrajalo; PSpice; CMOS tehnologija; vrijeme kašnjenja; topologija CMOS sklopova; Microwind
nije evidentirano
engleski
Differential Cascode Voltage Switch CMOS Adder
nije evidentirano
Half–Adder; Full–Adder; PSpice; CMOS technology; Delay time; CMOS layout; Microwind
nije evidentirano
Podaci o izdanju
38
17.07.2009.
obranjeno
Podaci o ustanovi koja je dodijelila akademski stupanj
Fakultet elektrotehnike i računarstva
Zagreb